
Analysis and Design of CMOS Clocking Circuits for Low Phase Noise
Da die Elektronik immer schneller, kleiner und effizienter wird, haben sich Entwicklung und Forschung im Bereich der Taktsignale und -schaltungen beschleunigt, um Schritt zu halten. Dieses Buch schließt die Lücke zwischen der klassischen Theorie der Taktschaltungen und den jüngsten technologischen Fortschritten. Es ist ein nützlicher Leitfaden für Neulinge auf diesem Gebiet und bietet etablierten Forschern die Möglichkeit, ihr Wissen über aktuelle Trends zu erweitern und zu aktualisieren.
Das Buch beginnt mit einer Einführung in die Theorie der Fourier-Transformation und der Leistungsspektraldichte und baut darauf in Kapitel 2 auf, um Phasenrauschen und Jitter zu definieren. Kapitel 3 befasst sich mit der Theorie und der primären Implementierung von CMOS-Oszillatoren, einschließlich LC-Oszillatoren und Ringoszillatoren, und in Kapitel 4 werden Techniken zur Analyse ihres Phasenrauschens und Jitters vorgestellt. Die Kapitel 5-7 behandeln konventionelle Taktschaltungen.
Phasenregelschleife (PLL) und Delay-Locked-Loop (DLL), die das Phasenrauschen von CMOS-Oszillatoren unterdrücken. Die Bausteine konventioneller PLLs/DLLs werden beschrieben, und die Dynamik der PLL/DLL-Gegenkopplungsschleife wird anhand praktischer Designbeispiele eingehend untersucht. Die Kapitel 8-11 befassen sich mit modernsten Schaltungstechniken zur Unterdrückung des Phasenrauschens, wobei die Grundsätze und praktischen Probleme bei der Schaltungsimplementierung von Unterabtastungs-Phasendetektionstechniken, volldigitalen PLL/DLL, injektionsverriegelten Oszillatoren und taktvervielfältigenden DLL vorgestellt werden. Eine ausführliche Übersicht und Diskussion über moderne Taktschaltungen und Benchmarks sind in einem Anhang enthalten.