Bewertung:

Das Buch ist sehr empfehlenswert für alle, die die funktionale Verifikation von ASIC- und SoC-Designs verbessern wollen. Es bietet eine umfassende Zusammenfassung der notwendigen Themen, praktische Beispiele und klare Erklärungen, wodurch es sowohl für erfahrene Fachleute als auch für Anfänger geeignet ist.
Vorteile:Klare Erklärungen, logische Reihenfolge der Themen, praktische Beispiele, umfassende Abdeckung der funktionalen Verifikation, sowohl für Anfänger als auch für erfahrene Fachleute geeignet.
Nachteile:Setzt ein grundlegendes Hintergrundwissen voraus, was für absolute Anfänger nicht unbedingt geeignet ist.
(basierend auf 3 Leserbewertungen)
Asic/Soc Functional Design Verification: A Comprehensive Guide to Technologies and Methodologies
Dieses Buch beschreibt detailliert alle erforderlichen Technologien und Methoden, die zur Erstellung einer umfassenden, funktionalen Designverifizierungsstrategie und -umgebung erforderlich sind, um die schwierigste Aufgabe zu bewältigen, nämlich die Gewährleistung von funktionierendem Silizium auf Anhieb.
Der Autor umreißt zunächst alle Teilbereiche der Verifikation auf hohem Niveau, mit gerade so viel Tiefe, dass ein Ingenieur den Bereich erfassen kann, bevor er sich in die Details vertieft. Anschließend beschreibt er im Detail Industriestandardtechnologien wie UVM (Universal Verification Methodology), SVA (SystemVerilog Assertions), SFC (SystemVerilog Functional Coverage), CDV (Coverage Driven Verification), Low Power Verification (Unified Power Format UPF), AMS (Analog Mixed Signal) Verifikation, Virtual Platform TLM2.
0/ESL (Electronic System Level), statische formale Verifikation, Logic Equivalency Check (LEC), Hardware-Beschleunigung, Hardware-Emulation, Hardware/Software-Ko-Verifikation, Power Performance Area (PPA)-Analyse auf einer virtuellen Plattform, Wiederverwendungsmethodik von Algorithmus/ESL zu RTL und andere übergreifende Methodologien.